相关证件: 
会员类型:
会员年限:14年
本公司营ADI亚德诺、ST意法半导体、TI德州仪器、IR国际整流器、Altera阿尔特拉、Xilinx赛灵思等品牌的IC芯片、二三极管、继电器、模块等电子元器件。
制造商:Analog Devices Inc.
产品种类:时钟驱动器及分配
RoHS:详细信息
系列:AD9510
乘法/除法因子:1:8
输出类型:LVPECL
MAX输出频率:1200 MHz
MIN工作温度:-40 C
MAX工作温度:+ 85 C
安装风格:SMD / SMT
封装/箱体:LFCSP-64
封装:托盘
高度:0.83毫米
长度:9毫米
输出端数量:8
类型:分布
宽度:9毫米
商标:Analog Devices
MAX输入频率:1.6 GHz
时钟驱动器湿度敏感性:是
产品类型:时钟驱动器和分配
时钟驱动器工厂包装数量:260
子类别:时钟和计时器IC
单位重量:76毫克
特征
低相位噪声锁相环核·心
参考输入频率达250 MHz
可编程双模预分频器
可编程电荷泵(CP)电流
独立的CP电源(VCPS)扩展了调节范围
2个1.6 GHz差分时钟输入
8个可编程分频器,1至32,所有整数
输出到输出粗延迟调整的相位选择
4个独立的1.2 GHz LVPECL输出
225 fs rms的附加输出抖动
4个独立的800 MHz低压差分信号
(LVDS)或250 MHz互补金属氧化物导体
(CMOS)时钟输出
275 fs rms的附加输出抖动
在2个LVDS / CMOS输出上进行微调
串行控制端口
节省空间的64引脚LFCSP
应用领域
低抖动,低相位噪声时钟分配
时钟高速ADC,DAC,DDS,DDC,DUC和
混合信号前端(MxFE)
高性能无线收发器
高性能仪器
宽带基础设施
一般说明
AD9510提供多输出时钟分配功能以及片上锁相环(PLL)内核。该设计强调低抖动和相位噪声,以极大化数据转换器的性能。具有苛刻相位噪声和抖动要求的其他应用也可从该器件中受益。
PLL部分包括一个可编程参考分频器(R);低噪声相位频率检测器(PFD);精密电荷泵(CP);和一个可编程的反馈分频器(N)。
通过将外部电压控制晶体振荡器(VCXO)或电压控制振荡器(VCO)连接到CLK2和CLK2B引脚,可以将高达1.6 GHz的频率同步到输入基准。
有八个独立的时钟输出。四个输出为1.2 GHz的低压正发射极耦合逻辑(LVPECL),四个输出可选择为LVDS(800 MHz)或CMOS(250 MHz)电平。
每个输出都有一个可编程的分频器,可以旁路该分频器或将其设置为除以至多为32的任何整数。一个时钟输出相对于另一时钟输出的相位可以通过一个分频器相位选择功能来改变,该功能用作粗调时序。 LVDS / CMOS输出中的两个具有可编程延迟元件,其满量程范围的延迟高达8 ns。
该微调延迟块具有5位分辨率,为每种满量程设置(寄存器0x36和寄存器0x3A = 00000b至11000b)提供25种可能的延迟可供选择。